SM-ECL系列超高速逻辑集成电路

SM-ECL系列超高速逻辑集成电路

一、SM-ECL系列超高速逻辑集成电路(论文文献综述)

冯震[1](2008)在《电子战中DRFM的设计与应用》文中研究说明新体制的雷达广泛采用相干处理技术和匹配接收技术,使传统的干扰方法相对失效。数字射频存储器(DRFM)及其技术的发展和改进,能够适应多变、快变和复杂时频调制的威胁信号环境,能够保持干扰信号与被干扰的雷达信号之间的相参性,具有过去的其他技术手段无法比拟的良好的干扰效果。可以说,DRFM技术在电子战中的应用开辟了ECM的一个新领域。本文从电子战的角度分析了DRFM的基本原理,给出了一种1GHz采样率的宽带DRFM设计方法,分析了设计中的关键技术:电磁兼容性设计、热设计和信号完整性设计。本文分析了电子战中基于DRFM的雷达干扰设备的结构,研究了基于DRFM的干扰调制技术:欺骗干扰技术和数字噪声调制技术;并给出了一种基于DRFM的基带数字欺骗干扰机的实现,其中重点研究了采用数字正交混频方式实现多普勒频率调制的方法,并应用其在工程中实现了欺骗干扰功能。

李德儒,王裕民,李长林[2](1986)在《微波数字群时延测试设备方案设计》文中研究说明本报告给出了C波段数字群时延测量设备的总体方案和信号设计。总结了裂频选取原则。文章最后分析了方案实现的可能性。

菅雨生[3](1981)在《高速逐次比较型编译码器的研究》文中进行了进一步梳理本文提出一种载波主群信号用的编码器和译码器,编码速率为34368kb/s,编码精度10毕特,编码方式为逐次比较型。本电路的特点是用ECL型线接收器作求和放大器,用ECL型D触发器作判别电路,译码器和局部译码器中逻辑电路和记忆电路用D触发器代替或/或非门电路。这样,可使电路组成简单、转换速度快、编码精度高。本方案中除恒流源开关电路外全部采用数字集成电路,从而使电路的装配和调测大为简化。

卢克盛[4](1981)在《MECL10K电路实用性能分析和ECL的发展概况》文中认为 射极耦合逻辑(ECL)电路是所有各种逻辑电路中速度最快的电路形式,也是目前唯一能够提供亚毫微秒开关时间的实用电路。其应用范围很广。这是由于它的电路形式是由高增益差分放大器构成的非饱和逻辑电路,具有速度快,驱动能力强的功能,还可构成多层串联结构,又有双相输出,且输出可“线或”,从而使逻辑设计可以大大简化。使用也非常灵活。还由于

秦志斌[5](1980)在《字节位片式微处理机》文中研究说明 目前市场上出售的各种类型的微处理机几乎不能满足各高速系统的要求。现有的各种微处理机的功能与价格的关系如图1所示。美国仙童公司鉴于此情和根据工艺技术发展的可能性,决定采用等平面Ⅱ工艺研制出ECL8位位片式微处理机F10022X系列。

徐兴声[6](1979)在《移位寄存型向量寄存器电路》文中研究指明本文讨论分析了用作向量寄存器电路的超高速移位寄存型结构特点和性能,利用计算机辅助进行了计算分析验证,并论证了有关检查方法。最后,描述一个16位×32字(分量)向量寄存器的实验模型,证实电路的工作范围与使用效果。

蔡仕隆[7](1977)在《国外数字集成电路发展概况》文中进行了进一步梳理 前言集成电路(IC)是1959~1960年发展起来的。由于它具有重量轻、体积小、性能好、成本低、可靠性高等优点,现在已经在计算机、工业控制、仪器仪表、通讯、宇航、军事、民用等各领域得到广泛应用,对国民经济、科学技术和国防都具有很大的影响。

南京大学半导体专业ECL电路研制小组[8](1977)在《SM-ECL系列超高速逻辑集成电路》文中进行了进一步梳理本文是半导体专业学员赴南京晶体管厂作毕业实践的总结。ECL超高速逻辑集成电路的研制是江苏省集成电路会战项目之一,自1975年三月中旬接到任务后,在厂各级党组织的正确领导下,和三车间工人师傅、技术人员一道投入了战斗。在学习毛主席关于无产阶级专政理论重要指示的强劲东风推动下,到同年"七一"党的生日前夕,已基本完成了SM—ECL系列七个不同品种的综合设计研制工作。经测试鉴定,直流参数全部符合设计指标,讯号传输平均延迟时间为3—6ns,性能与国内同类产品的先进水平相当,达到了设计试制的预期目的。试制成功的该系列品种为:SM 41E(十输入端单或/或非门)、SM 42 E(四输入端双或/或非门)、SM 44 E(二输入端四或非门)、SM 82 E(二输入端双或与非门)、SM 95 E(讯号接收门)、SM 93 E(ECL参考电源)、SL 41 E(T—E转换电路)。本文分四部分: (一) ECL电路的特点及电路参数的计算。 (二) 版面和工艺设计。 (三) 工艺特点及对电路性能的影响。 (四) 参数测试及结果分析。

秦志斌[9](1976)在《逻辑电路简讯》文中进行了进一步梳理 75年周态电路会议上热烈讨论的课题之一是双极型大规模集成逻辑电路。关于I2L一类的电路发展很快。与此平行发展的另一种双极型L.S.I,已把逻辑电路的速度推进到亚毫微秒境界。这个进展是通过具有微米结深射极、低基极电阻和最小结电容的全离子注入射极耦合电路得到的。例如,西门子公司研制的一种离子注入ECL门电路,平均传播延迟时间为0.4毫微秒。电路中的晶体管其基极注入硼元素,射极注入砷元素。采用氧化隔离,减少了结电容。电路形式和图1所示的电路相类似。电路功耗在10到100毫瓦之间,并且,大约比普

二、SM-ECL系列超高速逻辑集成电路(论文开题报告)

(1)论文研究背景及目的

此处内容要求:

首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。

写法范例:

本文主要提出一款精简64位RISC处理器存储管理单元结构并详细分析其设计过程。在该MMU结构中,TLB采用叁个分离的TLB,TLB采用基于内容查找的相联存储器并行查找,支持粗粒度为64KB和细粒度为4KB两种页面大小,采用多级分层页表结构映射地址空间,并详细论述了四级页表转换过程,TLB结构组织等。该MMU结构将作为该处理器存储系统实现的一个重要组成部分。

(2)本文研究方法

调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。

观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。

实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。

文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。

实证研究法:依据现有的科学理论和实践的需要提出设计。

定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。

定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。

跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。

功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。

模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。

三、SM-ECL系列超高速逻辑集成电路(论文提纲范文)

(1)电子战中DRFM的设计与应用(论文提纲范文)

摘要
Abstract
1 绪论
    1.1 研究背景及其意义
    1.2 论文的结构
2 数字射频储频器的基本原理
    2.1 数字射频存储器的框图
    2.2 数字射频存储器的量化方式
        2.2.1 幅度量化
        2.2.2 相位量化
        2.2.3 两种量化方式的比较
    2.3 数字射频存储器的存储方式
        2.3.1 示样脉冲存储
        2.3.2 全脉冲存储
    2.4 正交双通道DRFM
    2.5 多通道DRFM
    2.6 DRFM的主要性能指标
3 宽带DRFM设计
    3.1 概述
    3.2 宽带DRFM技术指标要求
    3.3 宽带DRFM组成
    3.4 超高速模数转换
        3.4.1 双积分型A/D转换器
        3.4.2 逐次比较型A/D转换器
        3.4.3 超高速视频闪烁A/D转换器
        3.4.4 基于流水线的ADC结构
        3.4.5 ∑-△ADC
        3.4.6 高速ADC对系统性能的影响
        3.4.7 宽带高速AD选型
    3.5 分路器
    3.6 FPGA芯片
    3.7 存储器及高速DA芯片
    3.8 关键技术及采取的措施
        3.8.1 电磁兼容性设计
        3.8.2 热设计
        3.8.3 时钟管理
        3.8.4 信号完整性设计
    3.9 测试结果及说明
4 DRFM在电子战中的应用
    4.1 概述
    4.2 基于DRFM的干扰设备基本结构
    4.3 基于DRFM的欺骗干扰
        4.3.1 距离欺骗干扰
        4.3.2 对雷达速度信息的欺骗
        4.3.3 距离+速度信息同步干扰
    4.4 基于DRFM的噪声干扰
    4.5 一种基于DRFM的雷达杂波模拟器的工程实现
        4.5.1 功能
        4.5.2 实施方案
        4.5.3 A/D、D/A及模拟混频器
        4.5.4 数字下变频器(DDC)
        4.5.5 卷积处理器
        4.5.6 数字上变频器(DUC)
        4.5.7 杂波数据存储电路
        4.5.8 距离段选通电路
        4.5.9 主要技术指标
5 基于DRFM的基带欺骗干扰机的实现
    5.1 概述
    5.2 系统框图
    5.3 工作原理
        5.3.1 DSP板工作原理
        5.3.2 基于DRFM的信号处理板工作原理
        5.3.3 信号处理板算法
    5.4 关键技术及解决途径
        5.4.1 FIR滤波器的设计
        5.4.2 数字AGC的设计
        5.4.3 DSP控制板算法
6 结论
致谢
参考文献

四、SM-ECL系列超高速逻辑集成电路(论文参考文献)

  • [1]电子战中DRFM的设计与应用[D]. 冯震. 南京理工大学, 2008(02)
  • [2]微波数字群时延测试设备方案设计[J]. 李德儒,王裕民,李长林. 电讯技术, 1986(02)
  • [3]高速逐次比较型编译码器的研究[J]. 菅雨生. 光通信研究, 1981(02)
  • [4]MECL10K电路实用性能分析和ECL的发展概况[J]. 卢克盛. 计算机工程, 1981(02)
  • [5]字节位片式微处理机[J]. 秦志斌. 电子计算机动态, 1980(07)
  • [6]移位寄存型向量寄存器电路[J]. 徐兴声. 计算机学报, 1979(03)
  • [7]国外数字集成电路发展概况[J]. 蔡仕隆. 微电子学, 1977(03)
  • [8]SM-ECL系列超高速逻辑集成电路[J]. 南京大学半导体专业ECL电路研制小组. 南京大学学报(自然科学版), 1977(01)
  • [9]逻辑电路简讯[J]. 秦志斌. 电子计算机动态, 1976(01)

标签:;  ;  ;  

SM-ECL系列超高速逻辑集成电路
下载Doc文档

猜你喜欢